Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
Процессор с одни мядром SHARC+ (384 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
Процессор с одни мядром SHARC+ (384 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
Процессор с одни мядром SHARC+ (384 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
Процессор с одни мядром SHARC+ (384 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
Процессор с одни мядром SHARC+ (384 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
Процессор с одни мядром SHARC+ (384 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
Процессор с одни мядром SHARC+ (384 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
Процессор с двумя ядрами SHARC+ (768 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
Процессор с двумя ядрами SHARC+ (768 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
Процессор с двумя ядрами SHARC+ (768 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
Процессор с двумя ядрами SHARC+ (768 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA