Реле Tianbo - ресурс 10 млн переключений

Datasheets - Аудиопроцессоры - 8

Подраздел: "Аудиопроцессоры"
Производители
Analog Devices Asahi Kasei Microdevices
Найдено: 216 Вывод: 141-160

Вид: Список / Картинки

  1. Система на кристалле с двумя ядрами SHARC+ и ядром ARM Cortex-A5, двумя контроллерами DDR, 2xEthernet, 2xUSB, SDIO и PCIe в корпусе 529-cspBGA
  2. Система на кристалле с двумя ядрами SHARC+ и ядром ARM Cortex-A5, двумя контроллерами DDR, 2xEthernet, 2xUSB, SDIO и PCIe в корпусе 529-cspBGA
LED-драйверы MOSO для индустриальных приложений
  1. Система на кристалле с двумя ядрами SHARC+ и ядром ARM Cortex-A5, двумя контроллерами DDR, 2xEthernet, 2xUSB, SDIO и PCIe в корпусе 529-cspBGA
  2. Система на кристалле с двумя ядрами SHARC+ и ядром ARM Cortex-A5, двумя контроллерами DDR, 2xEthernet, 2xUSB, SDIO и PCIe в корпусе 529-cspBGA
  1. Двухъядерный цифровой сигнальный процессор SHARC+ (384 кБ памяти L1) с 1 МБ совместно используемой памяти L2 в 176-выводном корпусе LQFP
  2. Двухъядерный цифровой сигнальный процессор SHARC+ (384 кБ памяти L1) с 1 МБ совместно используемой памяти L2 в 176-выводном корпусе LQFP
  3. Двухъядерный цифровой сигнальный процессор SHARC+ (384 кБ памяти L1) с 1 МБ совместно используемой памяти L2 в 176-выводном корпусе LQFP
  4. Двухъядерный цифровой сигнальный процессор SHARC+ (384 кБ памяти L1) с 1 МБ совместно используемой памяти L2 в 176-выводном корпусе LQFP
  5. Двухъядерный цифровой сигнальный процессор SHARC+ (384 кБ памяти L1) с 1 МБ совместно используемой памяти L2 в 176-выводном корпусе LQFP
  6. Двухъядерный цифровой сигнальный процессор SHARC+ (384 кБ памяти L1) с 1 МБ совместно используемой памяти L2 в 176-выводном корпусе LQFP
  7. Двухъядерный цифровой сигнальный процессор SHARC+ (384 кБ памяти L1) с 1 МБ совместно используемой памяти L2 в 176-выводном корпусе LQFP
  8. Двухъядерный цифровой сигнальный процессор SHARC+ (768 кБ памяти L1) с 1 МБ совместно используемой памяти L2 и контроллером DDR в корпусе 400-cspBGA
  9. Двухъядерный цифровой сигнальный процессор SHARC+ (768 кБ памяти L1) с 1 МБ совместно используемой памяти L2 и контроллером DDR в корпусе 400-cspBGA
  10. Двухъядерный цифровой сигнальный процессор SHARC+ (768 кБ памяти L1) с 1 МБ совместно используемой памяти L2 и контроллером DDR в корпусе 400-cspBGA
  11. Двухъядерный цифровой сигнальный процессор SHARC+ (768 кБ памяти L1) с 1 МБ совместно используемой памяти L2 и контроллером DDR в корпусе 400-cspBGA
  12. Двухъядерный цифровой сигнальный процессор SHARC+ (768 кБ памяти L1) с 1 МБ совместно используемой памяти L2 и контроллером DDR в корпусе 400-cspBGA
  13. Двухъядерный цифровой сигнальный процессор SHARC+ (768 кБ памяти L1) с 1 МБ совместно используемой памяти L2 и контроллером DDR в корпусе 400-cspBGA
  14. Двухъядерный цифровой сигнальный процессор SHARC+ (768 кБ памяти L1) с 1 МБ совместно используемой памяти L2 и контроллером DDR в корпусе 400-cspBGA
  15. Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
  16. Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
ТМ Электроникс. Электронные компоненты и приборы. Скидки, кэшбэк и бесплатная доставка