Реле Tianbo - ресурс 10 млн переключений

Datasheet KSZ8893MQL, KSZ8893MBL (Microchip) - 9

ПроизводительMicrochip
ОписаниеIntegrated 3-Port 10/100 Managed Switch with PHYs
Страниц / Страница116 / 9 — Micrel, Inc. KSZ8893MQL/MBL List of Tables. Table 1. FX and TX Mode …
Формат / Размер файлаPDF / 714 Кб
Язык документаанглийский

Micrel, Inc. KSZ8893MQL/MBL List of Tables. Table 1. FX and TX Mode Selection. 29. Table 2. MDI/MDI-X Pin Definitions. 30

Micrel, Inc KSZ8893MQL/MBL List of Tables Table 1 FX and TX Mode Selection 29 Table 2 MDI/MDI-X Pin Definitions 30

14 предложений от 9 поставщиков
3.5V Integrated 3Port 10/100 Managed Switch with PHYs - LFBGA-100
EIS Components
Весь мир
KSZ8893MBL-TR
Microchip
541 ₽
LIXINC Electronics
Весь мир
KSZ8893MBL-TR
Microchip
от 705 ₽
Allelco
Весь мир
KSZ8893MBL-TR
Microchip
по запросу
СПИ-Групп
Россия
KSZ8893MBL-TR
по запросу
LED-драйверы MOSO для индустриальных приложений

Модельный ряд для этого даташита

Текстовая версия документа

Micrel, Inc. KSZ8893MQL/MBL List of Tables
Table 1. FX and TX Mode Selection. 29
Table 2. MDI/MDI-X Pin Definitions. 30
Table 3. MII Signals . 39
Table 4: RMII Signal Description . 40
Table 5: RMII Signal Connections . 41
Table 6. SNI Signals . 41
Table 7. MII Management Interface Frame Format . 42
Table 8. Serial Management Interface (SMI) Frame Format. 43
Table 9: Spanning Tree States . 44
Table 10. Special Tagging Mode Format. 45
Table 11. STPID Egress Rules (Processor to Switch Port 3). 45
Table 12. STPID Egress Rules (Switch Port 3 to Processor). 46
Table 13. FID+DA Lookup in VLAN Mode . 47
Table 14. FID+SA Lookup in VLAN Mode . 48
Table 15. KSZ8893MQL/MBL SPI Connections . 52
Table 16. Format of Static MAC Table (8 Entries) . 93
Table 17. Format of Static VLAN Table (16 Entries). 94
Table 18. Format of Dynamic MAC Address Table (1K Entries). 95
Table 19. Format of “Per Port” MIB Counters . 96
Table 20. Port 1’s “Per Port” MIB Counters Indirect Memory Offsets . 97
Table 21. Format of “All Port Dropped Packet” MIB Counters. 97
Table 22. “All Port Dropped Packet” MIB Counters Indirect Memory Offsets . 97
Table 23. EEPROM Timing Parameters. 102
Table 24. SNI Timing Parameters . 103
Table 25. MAC Mode MII Timing Parameters. 104
Table 26. PHY Mode MII Timing Parameters. 105
Table 27: RMII Timing Parameters . 106
Table 28. I2C Timing Parameters. 107
Table 29. SPI Input Timing Parameters. 108
Table 30. SPI Output Timing Parameters. 109
Table 31: Auto-Negotiation Timing Parameters . 110
Table 32. Reset Timing Parameters . 111
Table 33. Transformer Selection Criteria. 113
Table 34. Qualified Single Port Magnetics. 113
Table 35. Typical Reference Crystal Characteristics . 113 February 2010 9 M9999-021110-1.6
Электронные компоненты. Скидки, кэшбэк и бесплатная доставка от ТМ Электроникс