Клеммные колодки Keen Side

Datasheet Texas Instruments SN74LVTH182502APM — Даташит

ПроизводительTexas Instruments
СерияSN74LVTH182502A
МодельSN74LVTH182502APM
Datasheet Texas Instruments SN74LVTH182502APM

Устройства сканирования ABT 3,3 В с 18-битными приемопередатчиками универсальной шины 64-LQFP -40–85

Datasheets

SN54LVTH18502A, SN54LVTH182502A, SN74LVTH18502A, SN74LVTH182502A datasheet
PDF, 890 Кб, Версия: C, Файл опубликован: 3 июн 2004
Выписка из документа

Цены

22 предложений от 13 поставщиков
Интегральные микросхемы Логические микросхемы - Специальные
ЧипСити
Россия
SN74LVTH182502APM
Texas Instruments
427 ₽
AiPCBA
Весь мир
SN74LVTH182502APM
Texas Instruments
450 ₽
Кремний
Россия и страны СНГ
SN74LVTH182502APM (LF)
по запросу
Augswan
Весь мир
SN74LVTH182502APM
Texas Instruments
по запросу
Вебинар «Как выбрать идеальный силовой модуль: решения SUNCO для силовой электроники» (03.12.2024)

Статус

Статус продуктаВ производстве (Рекомендуется для новых разработок)
Доступность образцов у производителяНет

Корпус / Упаковка / Маркировка

Pin64
Package TypePM
Industry STD TermLQFP
JEDEC CodeS-PQFP-G
Package QTY160
CarrierJEDEC TRAY (10+1)
МаркировкаLVTH182502A
Width (мм)10
Length (мм)10
Thickness (мм)1.4
Pitch (мм).5
Max Height (мм)1.6
Mechanical DataСкачать

Параметры

Bits18
F @ Nom Voltage(Max)160 Mhz
ICC @ Nom Voltage(Max)24 мА
Рабочий диапазон температурот -40 до 85 C
Output Drive (IOL/IOH)(Max)64/-32 мА
Package GroupLQFP
Package Size: mm2:W x L64LQFP: 144 mm2: 12 x 12(LQFP) PKG
RatingCatalog
Technology FamilyLVT
VCC(Max)3.6 В
VCC(Min)2.7 В
Voltage(Nom)3.3 В
tpd @ Nom Voltage(Max)5.7 нс

Экологический статус

RoHSСовместим

Application Notes

  • Programming CPLDs Via the 'LVT8986 LASP
    PDF, 819 Кб, Файл опубликован: 1 ноя 2005
    This application report summarizes key information required for understanding the 'LVT8986 linking addressable scan ports (LASPs) multidrop addressable IEEE Std 1149.1 (JTAG) test access port (TAP) transceiver. This report includes information about the 'LVT8986 secondary TAPs, bypass and linking shadow protocol, scan-path description languages, serial vector format files, and an example of how to
  • LVT Family Characteristics (Rev. A)
    PDF, 98 Кб, Версия: A, Файл опубликован: 1 мар 1998
    To address the need for a complete low-voltage interface solution, Texas Instruments has developed a new generation of logic devices capable of mixed-mode operation. The LVT series relies on a state-of-the-art submicron BiCMOS process to provide up to a 90% reduction in static power dissipation over ABT. LVT devices solve the system need for a transparent seam between the low-voltage and 5-V secti
  • LVT-to-LVTH Conversion
    PDF, 84 Кб, Файл опубликован: 8 дек 1998
    Original LVT devices that have bus hold have been redesigned to add the High-Impedance State During Power Up and Power Down feature. Additional devices with and without bus hold have been added to the LVT product line. Design guidelines and issues related to the bus-hold features, switching characteristics, and timing requirements are discussed.
  • Bus-Hold Circuit
    PDF, 418 Кб, Файл опубликован: 5 фев 2001
    When designing systems that include CMOS devices, designers must pay special attention to the operating condition in which all of the bus drivers are in an inactive, high-impedance condition (3-state). Unless special measures are taken, this condition can lead to undefined levels and, thus, to a significant increase in the device?s power dissipation. In extreme cases, this leads to oscillation of

Модельный ряд

Серия: SN74LVTH182502A (2)

Классификация производителя

  • Semiconductors > Logic > Specialty Logic > Boundary Scan (JTAG) Logic

На английском языке: Datasheet Texas Instruments SN74LVTH182502APM

Электронные компоненты. Скидки, кэшбэк и бесплатная доставка от ТМ Электроникс