Datasheet Texas Instruments DS92LV18 — Даташит
Производитель | Texas Instruments |
Серия | DS92LV18 |
Сериализатор/десериализатор 18-битной шины LVDS — 15–66 МГц
Datasheets
DS92LV18 18-Bit Bus LVDS Serializer/Deserializer - 15-66 MHz datasheet
PDF, 1.3 Мб, Версия: E, Файл опубликован: 18 апр 2013
Выписка из документа
Цены
Купить DS92LV18 на РадиоЛоцман.Цены — от 77 до 2 557 ₽ 27 предложений от 22 поставщиков Интегральные микросхемы Интерфейс - Сериализаторы и Десериализаторы | |||
DS92LV18TVVX/NOPB Texas Instruments | от 77 ₽ | ||
DS92LV18TVVX/NOPB Texas Instruments | 695 ₽ | ||
DS92LV18TVVX/NOPB National Semiconductor | 824 ₽ | ||
DS92LV18TVV/NOPB Texas Instruments | по запросу |
Статус
DS92LV18TVV/NOPB | DS92LV18TVVX/NOPB | |
---|---|---|
Статус продукта | В производстве | В производстве |
Доступность образцов у производителя | Да | Нет |
Корпус / Упаковка / Маркировка
DS92LV18TVV/NOPB | DS92LV18TVVX/NOPB | |
---|---|---|
N | 1 | 2 |
Pin | 80 | 80 |
Package Type | PN | PN |
Industry STD Term | LQFP | LQFP |
JEDEC Code | S-PQFP-G | S-PQFP-G |
Package QTY | 119 | 1000 |
Carrier | TUBE | LARGE T&R |
Маркировка | DS92LV18TVV | >B |
Width (мм) | 12 | 12 |
Length (мм) | 12 | 12 |
Thickness (мм) | 1.4 | 1.4 |
Pitch (мм) | .5 | .5 |
Max Height (мм) | 1.6 | 1.6 |
Mechanical Data | Скачать | Скачать |
Параметры
Parameters / Models | DS92LV18TVV/NOPB | DS92LV18TVVX/NOPB |
---|---|---|
ESD, kV | 2 | 2 |
Function | SerDes | SerDes |
Input Compatibility | LVTTL,BLVDS | LVTTL,BLVDS |
Рабочий диапазон температур, C | от -40 до 85 | от -40 до 85 |
Output Compatibility | LVDS,BLVDS,LVTTL | LVDS,BLVDS,LVTTL |
Package Group | LQFP | LQFP |
Package Size: mm2:W x L, PKG | 80LQFP: 196 mm2: 14 x 14(LQFP) | 80LQFP: 196 mm2: 14 x 14(LQFP) |
Protocols | Channel-Link I | Channel-Link I |
Rating | Catalog | Catalog |
Supply Voltage(s), В | 3.3 | 3.3 |
Экологический статус
DS92LV18TVV/NOPB | DS92LV18TVVX/NOPB | |
---|---|---|
RoHS | Совместим | Совместим |
Application Notes
- External Serial Interface Reduces Simultaneous Switching Output Noise in FPGAs (Rev. A)PDF, 8.3 Мб, Версия: A, Файл опубликован: 26 апр 2013
This application report highlights how using external SerDes in conjunction with minimum current driveFPGA I/O can reduce FPGA’s internal noise and reap the benefits of a serial interface across the system.This may allow designers to use low end FPGAs with external SerDes to reduce cost and still have highanalog performance. - DS15BA101 & DS15EA101 Enable Long Reach Applications for Embedded Clock SER/DES (Rev. E)PDF, 170 Кб, Версия: E, Файл опубликован: 29 апр 2013
Reduction in system size, increase in system performance and savings in system cost are valuablebenefits that SER/DES devices (Serializers and Deserializers) bring to many system designers. Thesebenefits are the reason why SER/DES are integral pieces of many of today’s high-speed systems.One of the design constraints for these systems is the maximum transmission distance between a serializer
Модельный ряд
Серия: DS92LV18 (2)
Классификация производителя
- Semiconductors> Interface> Serializer, Deserializer> BLVDS/LVDS SerDes (<100 MHz)