Муфты электромонтажные от производителя Fucon

Datasheet Texas Instruments CDCV850DGGRG4 — Даташит

ПроизводительTexas Instruments
СерияCDCV850
МодельCDCV850DGGRG4
Datasheet Texas Instruments CDCV850DGGRG4

Дифференциальный тактовый драйвер с фазовой автоподстройкой напряжения 2,5 В и 2-линейным последовательным интерфейсом 48-TSSOP от -40 до 85

Datasheets

2.5-V Phase Lock Loop Clock Driver With 2-Line Serial Interface datasheet
PDF, 798 Кб, Версия: D, Файл опубликован: 10 апр 2013
Выписка из документа

Цены

15 предложений от 12 поставщиков
Zero Delay PLL Clock Driver Single 60MHz to 140MHz 48Pin TSSOP T/R
LIXINC Electronics
Весь мир
CDCV850DGGRG4
Texas Instruments
от 52 ₽
EIS Components
Весь мир
CDCV850DGGRG4
Texas Instruments
236 ₽
ЗУМ-СМД
Россия
CDCV850DGGRG4
Texas Instruments
по запросу
Кремний
Россия и страны СНГ
CDCV850DGGRG4
по запросу
Вебинар «Как выбрать идеальный силовой модуль: решения SUNCO для силовой электроники» (03.12.2024)

Статус

Статус продуктаВ производстве (Рекомендуется для новых разработок)
Доступность образцов у производителяНет

Корпус / Упаковка / Маркировка

Pin48
Package TypeDGG
Industry STD TermTSSOP
JEDEC CodeR-PDSO-G
Package QTY2000
CarrierLARGE T&R
МаркировкаCDCV850
Width (мм)6.1
Length (мм)12.5
Thickness (мм)1.15
Pitch (мм).5
Max Height (мм)1.2
Mechanical DataСкачать

Параметры

Absolute Jitter (Peak-to-Peak Cycle or Period Jitter)30 ps
Количество выходов10
Operating Frequency Range(Max)140 МГц
Operating Frequency Range(Min)60 МГц
Рабочий диапазон температурот -40 до 85 C
Package GroupTSSOP
Package Size: mm2:W x L48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) PKG
RatingCatalog
VCC2.5 В
t(phase error)180 ps
tsk(o)75 ps

Экологический статус

RoHSСовместим

Application Notes

  • HSTL Clock Buffer Using the CDCV850
    PDF, 35 Кб, Файл опубликован: 15 июл 2002
    The demand for driving 1.5-V HSTL signals for high-integrated and low-voltage digital logic is increasing. Most current systems use LVDS, LVPECL, or 2.5-V LVCMOSsignaling levels. Therefore, a solution is needed to convert these clock signals into HSTL signal swing.The purpose this report is to show how to generate an HSTL compliant clock signal using the CDCV850. This clock buffer accepts LV
  • Using CDC857/CDCV850 toTransform Single-End CLK Signal Into Differential Output
    PDF, 437 Кб, Файл опубликован: 27 сен 2000
    The CDC857 and the CDCV850 devices are PLL-based differential clock drivers with a maximum operational frequency of 167 MHz. These devices have been designed to support a double-data-rate (DDR) specification and, therefore, they have higher immunity against incoupling common mode noise. However, they require a differential clock input signal.This report shows (a) how to convert a single ended cl

Модельный ряд

Классификация производителя

  • Semiconductors > Clock and Timing > Clock Buffers > Zero Delay Buffers

На английском языке: Datasheet Texas Instruments CDCV850DGGRG4

Электронные компоненты. Скидки, кэшбэк и бесплатная доставка от ТМ Электроникс