Реле Tianbo - ресурс 10 млн переключений

Datasheet Texas Instruments CDCLVD110VF — Даташит

ПроизводительTexas Instruments
СерияCDCLVD110
МодельCDCLVD110VF
Datasheet Texas Instruments CDCLVD110VF

Буфер тактовой частоты LVDS от 1 до 10 до 900 МГц с минимальным перекосом при распределении тактовой частоты 32-LQFP от -40 до 85

Datasheets

Programmable Low-Voltage 1:10 LVDS Clock Driver datasheet
PDF, 513 Кб, Версия: C, Файл опубликован: 14 янв 2008
Выписка из документа

Цены

15 предложений от 12 поставщиков
Интегральные микросхемы Тактовые микросхемы - Тактовые буферы и управляющие микросхемы
LIXINC Electronics
Весь мир
CDCLVD110VF
Rochester Electronics
от 243 ₽
EIS Components
Весь мир
CDCLVD110VF
Texas Instruments
936 ₽
T-electron
Россия и страны СНГ
CDCLVD110VF
Texas Instruments
1 183 ₽
ЭИК
Россия
CDCLVD110VF
Texas Instruments
от 3 297 ₽
LED-драйверы MOSO для индустриальных приложений

Статус

Статус продуктаNRND (Не рекомендуется для новых разработок)
Доступность образцов у производителяНет

Корпус / Упаковка / Маркировка

Pin32
Package TypeVF
Industry STD TermLQFP
JEDEC CodeS-PQFP-G
Package QTY250
CarrierJEDEC TRAY (10+1)
МаркировкаCDCLVD110
Width (мм)7
Length (мм)7
Thickness (мм)1.4
Pitch (мм).8
Max Height (мм)1.6
Mechanical DataСкачать

Экологический статус

RoHSСовместим

Application Notes

  • Benefits of Using TI's Non-PLL Clock Buffer: Best in Class Phase Noise/Phase
    PDF, 560 Кб, Файл опубликован: 18 июл 2003
    This application report presents various jitter and phase noise measurements of three differential clock drivers. A Texas Instruments device was compared to two independent competitor devices. This report proves that clock buffer selection does have an impact on the total system timing budget, particularly when the system has two different input signals connected. Buffers must be able to resist th
  • DC-Coupling Between Differential LVPECL, LVDS, HSTL, and CML
    PDF, 135 Кб, Файл опубликован: 19 фев 2003
  • AC Coupling Between Differential LVPECL, LVDS, HSTL and CML (Rev. C)
    PDF, 417 Кб, Версия: C, Файл опубликован: 17 окт 2007
    This report provides a quick reference of ac-coupling techniques for interfacing between different logic levels. The four differential signaling levels found in this reportare low-voltage positive-referenced emitter coupled logic (LVPECL), low-voltage differential signals (LVDS), high-speed transceiver logic (HSTL), and current-modelogic (CML). From these four differential signaling levels, 16

Модельный ряд

Классификация производителя

  • Semiconductors > Clock and Timing > Clock Buffers > Differential

На английском языке: Datasheet Texas Instruments CDCLVD110VF

Электронные компоненты. Скидки, кэшбэк и бесплатная доставка от ТМ Электроникс