Datasheet Texas Instruments CDC2509PWRG4 — Даташит
Производитель | Texas Instruments |
Серия | CDC2509 |
Модель | CDC2509PWRG4 |
Драйвер тактового сигнала с фазовой автоподстройкой напряжения 3,3 В и выходами с 3 состояниями 24-TSSOP
Datasheets
CDC2509: 3.3-V Phase-Lock Loop Clock Driver (Rev. C)
PDF, 614 Кб, Версия: C, Файл опубликован: 2 дек 2004
Цены
Купить CDC2509PWRG4 на РадиоЛоцман.Цены — от 112 до 1 471 ₽ 10 предложений от 10 поставщиков PLL Clock Driver Single 25MHz to 125MHz 24-Pin TSSOP T/R | |||
CDC2509PWRG4 Texas Instruments | 112 ₽ | ||
CDC2509PWRG4 Texas Instruments | 1 024 ₽ | ||
CDC2509PWRG4 Texas Instruments | 1 471 ₽ | ||
CDC2509PWRG4 Texas Instruments | по запросу |
Статус
Статус продукта | NRND (Не рекомендуется для новых разработок) |
Доступность образцов у производителя | Нет |
Корпус / Упаковка / Маркировка
Pin | 24 |
Package Type | PW |
Industry STD Term | TSSOP |
JEDEC Code | R-PDSO-G |
Package QTY | 2000 |
Carrier | LARGE T&R |
Маркировка | CK2509 |
Width (мм) | 4.4 |
Length (мм) | 7.8 |
Thickness (мм) | 1 |
Pitch (мм) | .65 |
Max Height (мм) | 1.2 |
Mechanical Data | Скачать |
Экологический статус
RoHS | Совместим |
Бессвинцовая технология (Pb Free) | Да |
Application Notes
- Understanding the Differences Between CDC2509x/10x DevicesPDF, 65 Кб, Файл опубликован: 8 янв 1999
This application note provides information concerning the various revisions of the TI CDC2509/10 family of devices. In addition, it will assist designers with new and existing designs. Phase error information, both slope and absolute value, is provided to assist in the tuning process. Furthermore, a table summarizes important parameters for choosing the correct PLL. The table contains capacitance - High Speed Clock Distribution Design Techniques for CDC 509/516/2509/2510/2516 (Rev. A)PDF, 109 Кб, Версия: A, Файл опубликован: 23 сен 1998
The memory bandwidth of high performance microprocessors is increasing at a rapid rate and the future memory bandwidth requirements are expected to keep increasing. The bandwidth requirements of RAM will be satisfied in the near term by using Synchronous DRAM. The need to drive multiple DRAM chips at high speeds with low skew necessitates the use of clock distribution devices with Phase Locked Loo
Модельный ряд
Серия: CDC2509 (2)
- CDC2509PWR CDC2509PWRG4
Классификация производителя
- Semiconductors > Clock and Timing > Clock Buffers > Zero Delay Buffers