Datasheet Texas Instruments SN74LVTH16240DLR — Даташит
Производитель | Texas Instruments |
Серия | SN74LVTH16240 |
Модель | SN74LVTH16240DLR |
16-битные буферы/драйверы ABT 3,3 В с выходами с 3 состояниями 48-SSOP от -40 до 85
Datasheets
SN54LVTH16240, SN74LVTH16240 datasheet
PDF, 347 Кб, Версия: D, Файл опубликован: 1 дек 2006
Выписка из документа
Цены
Купить SN74LVTH16240DLR на РадиоЛоцман.Цены — от 45 до 190 ₽ 31 предложений от 11 поставщиков Интегральные микросхемы Логические микросхемы - Буферы, Приемники, Приемопередатчики | |||
SN74LVTH16240DLR Texas Instruments | 45 ₽ | ||
SN74LVTH16240DLR Texas Instruments | 65 ₽ | ||
SN74LVTH16240DLR Texas Instruments | от 128 ₽ | ||
SN74LVTH16240DLR Texas Instruments | от 151 ₽ |
Статус
Статус продукта | В производстве (Рекомендуется для новых разработок) |
Доступность образцов у производителя | Нет |
Корпус / Упаковка / Маркировка
Pin | 48 |
Package Type | DL |
Industry STD Term | SSOP |
JEDEC Code | R-PDSO-G |
Package QTY | 1000 |
Carrier | LARGE T&R |
Маркировка | LVTH16240 |
Width (мм) | 7.49 |
Length (мм) | 15.88 |
Thickness (мм) | 2.59 |
Pitch (мм) | .635 |
Max Height (мм) | 2.79 |
Mechanical Data | Скачать |
Параметры
Bits | 16 |
F @ Nom Voltage(Max) | 160 Mhz |
ICC @ Nom Voltage(Max) | 0.005 мА |
Рабочий диапазон температур | от -40 до 85 C |
Output Drive (IOL/IOH)(Max) | -32/64 мА |
Package Group | SSOP |
Package Size: mm2:W x L | 48SSOP: 164 mm2: 10.35 x 15.88(SSOP) PKG |
Rating | Catalog |
Schmitt Trigger | No |
Technology Family | LVT |
VCC(Max) | 3.6 В |
VCC(Min) | 2.7 В |
Voltage(Nom) | 3.3 В |
tpd @ Nom Voltage(Max) | 4 нс |
Экологический статус
RoHS | Совместим |
Application Notes
- LVT Family Characteristics (Rev. A)PDF, 98 Кб, Версия: A, Файл опубликован: 1 мар 1998
To address the need for a complete low-voltage interface solution, Texas Instruments has developed a new generation of logic devices capable of mixed-mode operation. The LVT series relies on a state-of-the-art submicron BiCMOS process to provide up to a 90% reduction in static power dissipation over ABT. LVT devices solve the system need for a transparent seam between the low-voltage and 5-V secti - LVT-to-LVTH ConversionPDF, 84 Кб, Файл опубликован: 8 дек 1998
Original LVT devices that have bus hold have been redesigned to add the High-Impedance State During Power Up and Power Down feature. Additional devices with and without bus hold have been added to the LVT product line. Design guidelines and issues related to the bus-hold features, switching characteristics, and timing requirements are discussed. - Bus-Hold CircuitPDF, 418 Кб, Файл опубликован: 5 фев 2001
When designing systems that include CMOS devices, designers must pay special attention to the operating condition in which all of the bus drivers are in an inactive, high-impedance condition (3-state). Unless special measures are taken, this condition can lead to undefined levels and, thus, to a significant increase in the device?s power dissipation. In extreme cases, this leads to oscillation of
Модельный ряд
Серия: SN74LVTH16240 (5)
- SN74LVTH16240DGGR SN74LVTH16240DL SN74LVTH16240DLG4 SN74LVTH16240DLR SN74LVTH16240DLRG4
Классификация производителя
- Semiconductors > Logic > Buffer/Driver/Transceiver > Inverting Buffer/Driver