Datasheet Texas Instruments SN74LVT125PWLE — Даташит
Производитель | Texas Instruments |
Серия | SN74LVT125 |
Модель | SN74LVT125PWLE |
Буферы с четырьмя шинами ABT, 3,3 В, с выходами с 3 состояниями, 14-TSSOP от -40 до 85
Datasheets
SN74LVT125 datasheet
PDF, 673 Кб, Версия: F, Файл опубликован: 13 окт 2003
Выписка из документа
Цены
Буферы и линейные аппаратные драйверы 3.3V ABT Quad Bus Buff W/3-St Otpt | |||
SN74LVT125PWLE Texas Instruments | 92 ₽ | ||
SN74LVT125PWLE | по запросу | ||
SN74LVT125PWLE Texas Instruments | по запросу | ||
SN74LVT125PWLE Texas Instruments | по запросу |
Статус
Статус продукта | Снят с производства (Производитель прекратил производство прибора) |
Доступность образцов у производителя | Нет |
Корпус / Упаковка / Маркировка
Pin | 14 |
Package Type | PW |
Industry STD Term | TSSOP |
JEDEC Code | R-PDSO-G |
Width (мм) | 4.4 |
Length (мм) | 5 |
Thickness (мм) | 1 |
Pitch (мм) | .65 |
Max Height (мм) | 1.2 |
Mechanical Data | Скачать |
Рекомендуемая замена
Replacement | SN74LVT125PWR |
Replacement Code | S |
Параметры
Approx. Price (US$) | 0.52 | 1ku |
Bits(#) | 4 |
F @ Nom Voltage(Max)(Mhz) | 100 |
ICC @ Nom Voltage(Max)(mA) | 0.007 |
Тип входа | TTL/CMOS |
Operating Temperature Range(C) | -40 to 85 |
Output Drive (IOL/IOH)(Max)(mA) | -32/64 |
Тип выхода | LVTTL |
Package Group | TSSOP |
Package Size: mm2:W x L (PKG) | 14TSSOP: 32 mm2: 6.4 x 5(TSSOP) |
Rating | Catalog |
Schmitt Trigger | No |
Technology Family | LVT |
VCC(Max)(V) | 3.6 |
VCC(Min)(V) | 2.7 |
Voltage(Nom)(V) | 3.3 |
tpd @ Nom Voltage(Max)(ns) | 4 |
Экологический статус
RoHS | Не совместим |
Бессвинцовая технология (Pb Free) | Нет |
Application Notes
- LVT Family Characteristics (Rev. A)PDF, 98 Кб, Версия: A, Файл опубликован: 1 мар 1998
To address the need for a complete low-voltage interface solution, Texas Instruments has developed a new generation of logic devices capable of mixed-mode operation. The LVT series relies on a state-of-the-art submicron BiCMOS process to provide up to a 90% reduction in static power dissipation over ABT. LVT devices solve the system need for a transparent seam between the low-voltage and 5-V secti - LVT-to-LVTH ConversionPDF, 84 Кб, Файл опубликован: 8 дек 1998
Original LVT devices that have bus hold have been redesigned to add the High-Impedance State During Power Up and Power Down feature. Additional devices with and without bus hold have been added to the LVT product line. Design guidelines and issues related to the bus-hold features, switching characteristics, and timing requirements are discussed.
Модельный ряд
Серия: SN74LVT125 (13)
Классификация производителя
- Semiconductors > Logic > Buffer/Driver/Transceiver > Non-Inverting Buffer/Driver