Datasheet Texas Instruments SN74LVT125PW — Даташит
Производитель | Texas Instruments |
Серия | SN74LVT125 |
Модель | SN74LVT125PW |
Буферы с четырьмя шинами ABT, 3,3 В, с выходами с 3 состояниями, 14-TSSOP от -40 до 85
Datasheets
SN74LVT125 datasheet
PDF, 673 Кб, Версия: F, Файл опубликован: 13 окт 2003
Выписка из документа
Цены
Купить SN74LVT125PW на РадиоЛоцман.Цены — от 21 до 1 232 ₽ 34 предложений от 16 поставщиков Интегральные микросхемы Логические микросхемы - Буферы, Приемники, Приемопередатчики | |||
SN74LVT125PW Texas Instruments | 21 ₽ | ||
SN74LVT125PW Texas Instruments | 33 ₽ | ||
SN74LVT125PW Texas Instruments | 1 232 ₽ | ||
SN74LVT125PW | по запросу |
Статус
Статус продукта | NRND (Не рекомендуется для новых разработок) |
Доступность образцов у производителя | Нет |
Корпус / Упаковка / Маркировка
Pin | 14 |
Package Type | PW |
Industry STD Term | TSSOP |
JEDEC Code | R-PDSO-G |
Package QTY | 90 |
Carrier | TUBE |
Маркировка | LX125 |
Width (мм) | 4.4 |
Length (мм) | 5 |
Thickness (мм) | 1 |
Pitch (мм) | .65 |
Max Height (мм) | 1.2 |
Mechanical Data | Скачать |
Параметры
Bits | 4 |
F @ Nom Voltage(Max) | 100 Mhz |
ICC @ Nom Voltage(Max) | 0.007 мА |
Рабочий диапазон температур | от -40 до 85 C |
Output Drive (IOL/IOH)(Max) | -32/64 мА |
Package Group | TSSOP |
Package Size: mm2:W x L | 14TSSOP: 32 mm2: 6.4 x 5(TSSOP) PKG |
Rating | Catalog |
Schmitt Trigger | No |
Technology Family | LVT |
VCC(Max) | 3.6 В |
VCC(Min) | 2.7 В |
Voltage(Nom) | 3.3 В |
tpd @ Nom Voltage(Max) | 4 нс |
Экологический статус
RoHS | Совместим |
Application Notes
- LVT Family Characteristics (Rev. A)PDF, 98 Кб, Версия: A, Файл опубликован: 1 мар 1998
To address the need for a complete low-voltage interface solution, Texas Instruments has developed a new generation of logic devices capable of mixed-mode operation. The LVT series relies on a state-of-the-art submicron BiCMOS process to provide up to a 90% reduction in static power dissipation over ABT. LVT devices solve the system need for a transparent seam between the low-voltage and 5-V secti - LVT-to-LVTH ConversionPDF, 84 Кб, Файл опубликован: 8 дек 1998
Original LVT devices that have bus hold have been redesigned to add the High-Impedance State During Power Up and Power Down feature. Additional devices with and without bus hold have been added to the LVT product line. Design guidelines and issues related to the bus-hold features, switching characteristics, and timing requirements are discussed.
Модельный ряд
Серия: SN74LVT125 (13)
Классификация производителя
- Semiconductors > Logic > Buffer/Driver/Transceiver > Non-Inverting Buffer/Driver