Datasheet Texas Instruments CDC7005RGZTG4 — Даташит
Производитель | Texas Instruments |
Серия | CDC7005 |
Модель | CDC7005RGZTG4 |
Высокопроизводительный синхронизатор тактовых импульсов с низким фазовым шумом и малой асимметрией, который синхронизирует опорный тактовый сигнал с VCXO 48-VQFN от -40 до 85
Datasheets
3.3-V High Performance Clock Synthesizer & Jitter Cleaner datasheet
PDF, 1.1 Мб, Версия: L, Файл опубликован: 4 июн 2009
Выписка из документа
Цены
Купить CDC7005RGZTG4 на РадиоЛоцман.Цены — от 1 037 до 1 670 ₽ 9 предложений от 9 поставщиков Clock Synthesizer / Jitter Cleaner Hi Perf Lo Ph Noise Lo Skew Clock Synch | |||
CDC7005RGZTG4 Texas Instruments | 1 037 ₽ | ||
CDC7005RGZTG4 Texas Instruments | 1 589 ₽ | ||
CDC7005RGZTG4 Texas Instruments | по запросу | ||
CDC7005RGZTG4 Texas Instruments | по запросу |
Статус
Статус продукта | В производстве (Рекомендуется для новых разработок) |
Доступность образцов у производителя | Да |
Корпус / Упаковка / Маркировка
Pin | 48 |
Package Type | RGZ |
Industry STD Term | VQFN |
JEDEC Code | S-PQFP-N |
Package QTY | 250 |
Carrier | SMALL T&R |
Маркировка | CDC7005 |
Width (мм) | 7 |
Length (мм) | 7 |
Thickness (мм) | .9 |
Pitch (мм) | .5 |
Max Height (мм) | 1 |
Mechanical Data | Скачать |
Параметры
Divider Ratio | 1 to 16 |
Input Level | LVCMOS (REF_CLK),LVPECL (VCXO_CLK) |
Количество входов | 1 |
Количество выходов | 5 |
Рабочий диапазон температур | от -40 до 85 C |
Output Frequency(Max) | 800 МГц |
Output Frequency(Min) | 10 МГц |
Output Level | LVPECL |
Package Group | VQFN |
Package Size: mm2:W x L | 48VQFN: 49 mm2: 7 x 7(VQFN) PKG |
Rating | Catalog |
Special Features | OPAMP for Active Loop Filter,Programmable Delay |
Supply Voltage(Max) | 3.6 В |
Supply Voltage(Min) | 3 В |
Экологический статус
RoHS | Совместим |
Комплекты разработчика и оценочные наборы
- Evaluation Modules & Boards: CDC7005QFN-EVM
CDC7005 QFN Package Evaluation Module
Статус продукта: В производстве (Рекомендуется для новых разработок) - Evaluation Modules & Boards: CDC7005-EVM
CDC7005 Evaluation Module
Статус продукта: В производстве (Рекомендуется для новых разработок) - Evaluation Modules & Boards: CDCM7005BGA-EVM
CDCM7005 BGA Package Evaluation Module
Статус продукта: В производстве (Рекомендуется для новых разработок) - Evaluation Modules & Boards: CDCM7005QFN-EVM
CDCM7005 QFN Package Evaluation Module
Статус продукта: В производстве (Рекомендуется для новых разработок)
Application Notes
- Open Loop Phase-Noise Performance of CDC7005 at Various FrequenciesPDF, 353 Кб, Файл опубликован: 17 дек 2004
This application brief presents phase-noise data taken on Texas Instruments CDC7005 jitter cleaner and synchronizer PLL. The phase noise performance of CDC7005 depends on thephase noise of the reference clock, the voltage-controlled crystal oscillator (VCXO) clock,and the CDC7005 itself. This applications brief shows the phase noise performance of the CDC7005 clock synthesizer at the most popula - Phase Noise (Jitter) Performance of CDC7005 With Different VCXOs (Rev. A)PDF, 1.3 Мб, Версия: A, Файл опубликован: 19 июл 2005
- Using The CDC7005 as a 1:5 PECL Buffer w/Programmable Divider Ratio (Rev. B)PDF, 85 Кб, Версия: B, Файл опубликован: 15 дек 2009
- General Guidelines: CDC7005 as a Clock Synthesizer and Jitter Cleaner (Rev. A)PDF, 207 Кб, Версия: A, Файл опубликован: 16 дек 2003
- Basics of the CDC7005 Hold FunctionPDF, 233 Кб, Файл опубликован: 13 апр 2006
The CDC7005 is a high-performance clock synthesizer and jitter cleaner with implemented hold functionality. The hold functionality can be used for fail-safe operation if the reference clock is missing. This application report describes the basis, the advantages, and the limitations of the CDC7005 hold functionality. Additionally, a discrete realization of a simplified external hold function is sho - Implementing a CDC7005 Low Jitter Clock Solution for HIgh Speed High IF ADC DevPDF, 627 Кб, Файл опубликован: 25 июн 2004
Texas Instruments has introduced a family of devices suited to meet the demand for high-speed, high-IF sampling ADC devices like the ADS5500 ADC, capable of sampling at 125 MSPS. To realize the full potential of these high performance devices, it is imperative to provide an extremely low phase noise clock source. The CDC7005 clock distribution chip offers a real-world clocking solution to meet the
Модельный ряд
Серия: CDC7005 (8)
- CDC7005RGZ CDC7005RGZR CDC7005RGZRG4 CDC7005RGZT CDC7005RGZTG4 CDC7005ZVA CDC7005ZVAR CDC7005ZVAT
Классификация производителя
- Semiconductors > Clock and Timing > Clock Jitter Cleaners > Single-Loop PLL